2022 EDA-SPOC综合设计与实践(哈尔滨工业大学) 最新满分章节测试答案

2024年10月3日 分类:免费网课答案 作者:网课帮手

本答案对应课程为:点我自动跳转查看
本课程起止时间为:2022-03-25到2022-06-30

第1章 概述 第1章 单元测验

1、 问题:以下属于DE2-70开发平台系统时钟频率是()
选项:
A:100MHZ
B:50MHZ
C:150MHZ
D:10MHZ
答案: 【50MHZ

2、 问题:EGO1开发平台系统时钟频率是()
选项:
A:100MHZ
B:50MHZ
C:150MHZ
D:10MHZ
答案: 【100MHZ

3、 问题:广义的EDA技术指的是什么()
选项:
A:电子仿真技术
B:PCB技术
C:电子设计自动化技术
D:软件设计技术
答案: 【电子设计自动化技术

4、 问题:如下所示的语句中,21ns时,a,b,s的取值正确的是()`timescale 1ns / 1ps initial     begin       a=0;b=0;s=0;        #5 s=1;        #5 a=1;s=0;        #5 s=1;        #5 a=0;b=1;s=0;        #5 s=1;        #5 a=1;b=1;s=0;        #5 s=1;    end
选项:
A:a=1,b=1,s=1
B:a=0,b=1,s=0
C:a=0,b=1,s=1
D:a=1,b=1,s=0
答案: 【a=0,b=1,s=0

5、 问题:`timescale 1ns / 1ps中1ns代表_,1ps代表___( )
选项:
A:时间精度,时间单位
B:时间单位,时间精度
C:时间精度,时间精度
D:时间单位,时间单位
答案: 【时间单位,时间精度

6、 问题:将硬件描述语言转换为硬件电路的过程称为()
选项:
A:实现
B:编译
C:管脚分配
D:程序下载
答案: 【编译

7、 问题:以下属于FPGA结构的是()
选项:
A:可编程逻辑块(CLB)
B:逻辑宏单元
C:布线资源
D:可编程IO
答案: 【可编程逻辑块(CLB);
布线资源;
可编程IO

8、 问题:以下属于FPGA应用领域说法的是()
选项:
A:FPGA在图像处理方面相较于CPU更加灵活,但功耗更高
B:FPGA可以灵活的对数字计算进行并行化、流水线等优化
C:FPGA作为协处理器,在数据中心可以完成计算密集型和通信密集型任务,以减轻CPU的压力
D:FPGA可以进行ASIC验证
答案: 【FPGA可以灵活的对数字计算进行并行化、流水线等优化;
FPGA作为协处理器,在数据中心可以完成计算密集型和通信密集型任务,以减轻CPU的压力;
FPGA可以进行ASIC验证

9、 问题:属于由 FPGA构成的SoC器件正确说法是()
选项:
A:集成度更高
B:内部处理器可以访问FPGA
C:不可以实现逻辑电路
D:FPGA内嵌处理器
答案: 【集成度更高;
内部处理器可以访问FPGA;
FPGA内嵌处理器

10、 问题:以下关于FPGA供电机制说法正确的是()
选项:
A:内部逻辑供电机制支持多种电平标准
B:内核电压是固定的电压
C:FPGA内部集成的专用电路比如PLL、ADC等,需要专用供电机制来驱动
D:可编程逻辑单元越大,电压越大,电流越大
答案: 【内部逻辑供电机制支持多种电平标准;
内核电压是固定的电压;
FPGA内部集成的专用电路比如PLL、ADC等,需要专用供电机制来驱动

11、 问题:以下关于FPGA时钟说法正确的是()
选项:
A:FPGA时钟资源有全局时钟网络、区域时钟网络以及专有时钟资源
B:全局时钟网络与本区域时钟网络在本区域延迟时间一致
C:区域时钟网络带载能力和全局延迟不如全局时钟引脚
D:一般情况使用普通IO作为时钟引脚使用
答案: 【FPGA时钟资源有全局时钟网络、区域时钟网络以及专有时钟资源;
区域时钟网络带载能力和全局延迟不如全局时钟引脚

12、 问题:以下属于Intel公司 FPGA配置方式的是()
选项:
A:主动串行配置(AS)
B:JTAG配置
C:主SPI配置
D:被动串行配置(PS)
答案: 【主动串行配置(AS);
JTAG配置;
被动串行配置(PS)

13、 问题:以下属于Intel公司 FPGA配置文件的是()
选项:
A:.sof
B:.rbf
C:.pof
D:.mcs
答案: 【.sof;
.pof;
.mcs

14、 问题:以下关于Xilinx公司FPGA配置,说法正确的是()
选项:
A:主SPI配置比主BPI配置速度要慢
B:JTAG配置模式无法存储逻辑代码,只能在线调试
C:主BPI配置模式数据为并行形式
D:主SPI可以支持x1、x2、x4三种加载模式,三种加载模式加载速度不同
答案: 【主SPI配置比主BPI配置速度要慢;
主BPI配置模式数据为并行形式;
主SPI可以支持x1、x2、x4三种加载模式,三种加载模式加载速度不同

15、 问题:以下关于DE2-70开发平台数码管与LED说法正确的是()
选项:
A:数码管为共阴极数码管
B:数码管为共阳极数码管
C:LED高电平点亮
D:LED低电平点亮
答案: 【数码管为共阳极数码管;
LED高电平点亮

16、 问题:以下关于EGO1开发平台说法正确的是()
选项:
A:按键默认为高电平
B:EGO1仅提供JTAG和SPI两种配置方式
C:音频接口输入信号只能为PWM形式
D:VGA接口通过14位信号线与FPGA连接
答案: 【按键默认为高电平;
EGO1仅提供JTAG和SPI两种配置方式;
VGA接口通过14位信号线与FPGA连接

17、 问题:以下关于EGO1开发平台说法正确的是()
选项:
A:数码管为共阴极数码管
B:数码管为共阳极数码管
C:多个数码管共同显示数字时,应该使每个数码管片选端一直有效
D:EGO1集成了蓝牙模块,FPGA通过串口和蓝牙模块通信
答案: 【多个数码管共同显示数字时,应该使每个数码管片选端一直有效;
EGO1集成了蓝牙模块,FPGA通过串口和蓝牙模块通信

18、 问题:以下关于硬件描述语言说法正确的是()
选项:
A:运行在处理器上的语言
B:利于模块化实现
C:可移植性好
D:硬件语言需要与芯片相适应,更换芯片也需要重新设计
答案: 【利于模块化实现;
可移植性好

19、 问题:系统仿真分为()
选项:
A:行为仿真
B:功能仿真
C:时序仿真
D:逻辑仿真
答案: 【行为仿真;
功能仿真;
时序仿真

第2章 FPGA设计基础 第2章 单元测试

1、 问题:以下实例属于FPGA层次化描述方式中的哪种描述方式?// Half_Adder.vmodule Half_Adder (A, B, S, C);input A;input B;output S;output C;assign S = A ^ B; assign C = A & B; endmodule
选项:
A:数据流描述方式
B:结构化描述方式
C:行为描述方式
D:混合设计描述
答案: 【数据流描述方式

本门课程剩余章节答案为付费内容
本文章不含期末不含主观题!!
本文章不含期末不含主观题!!
支付后可长期查看
有疑问请添加客服QQ 2356025045反馈
如遇卡顿看不了请换个浏览器即可打开
请看清楚了再购买哦,电子资源购买后不支持退款哦
请输入手机号或商家订单号
打不开请联系客服QQ 2356025045 商家订单号在哪里?点此了解

商家订单号查看步骤

打开支付宝
方法一:我的 > 账单 > 账单详情 > 更多>复制商家订单号
方法二:我的 > 账单 >搜索关键字【网课小帮手】
> 账单详情 > 更多>复制商家订单号
方法三:联系客服QQ 2356025045
微信支付
我 > 支付 > 钱包 > 账单 > 账单详情

继续阅读